id:yoshidaa

投稿一覧(最新100件)

Android携帯端末による多視点映像とセンサ情報の取得・収集システム
協調型進化計算による画像処理フィルタの設計
カメラの動きと映像特徴からの撮影者が意図した領域の推定
協調型進化計算による画像処理フィルタの設計
Android携帯端末による多視点映像とセンサ情報の取得・収集システム
カメラの動きと映像特徴からの撮影者が意図した領域の推定
自由視点TVのための3次元復元画像群のモザイキング
自由視点TVのための3次元復元画像群のモザイキング
DFDを用いた大規模イベントデータの分析支援環境
DFDを用いた大規模イベントデータの分析支援環境
分散リアルタイムシステムにおいて,個別に開発・検証されたリアルタイムアプリケーションを,単一のプロセッサに統合して動作させるための階層型スケジューリングアルゴリズムが数多く提案されている.本論文では,
分散リアルタイムシステムにおいて,個別に開発・検証されたリアルタイムアプリケーションを,単一のプロセッサに統合して動作させるための階層型スケジューリングアルゴリズムが数多く提案されている.本論文では,
協調的物体認識のためのマン・マシンインタラクション設計
画像の認識・理解論文特集の発行にあたって
協調的物体認識のためのマン・マシンインタラクション設計
画像の認識・理解論文特集の発行にあたって
モノの移動を考慮した屋内におけるユーザとモノの同時位置推定
モノの移動を考慮した屋内におけるユーザとモノの同時位置推定
形状空間の幾何学的な関係に基づく三次元物体認識
形状空間の幾何学的な関係に基づく三次元物体認識
アナログテレビ放送の終焉 : 9. 新しいメディアとしてのIPTV サービス
加速度センサの定常性判定による動作認識手法
加速度センサの定常性判定による動作認識手法
アナログテレビ放送の終焉 : 9. 新しいメディアとしてのIPTV サービス
単眼カメラを用いた視線推定のための三次元眼球モデルの自動キャリブレーション
脳活動の多変量パターン解析を用いた腕時計のデザイン評価
単眼カメラを用いた視線推定のための三次元眼球モデルの自動キャリブレーション
脳活動の多変量パターン解析を用いた腕時計のデザイン評価
波面合成法を用いた移動音の連続性に関する一検討
頭部球モデルにおけるHRTFの最小位相化の有効性に関する一検討
波面合成法を用いた移動音の連続性に関する一検討
頭部球モデルにおけるHRTFの最小位相化の有効性に関する一検討
トークンバケットポリサー(TBP:Token Bucket Policer)を用いてQoS保証を行う背景にはNGN (Next Generation Network)の存在がある.NGNでは,SIP (Session Initation Protocol)を使ってRACF (Resource and Admission Control Function)によるリソース受付制御を実現
トークンバケットポリサー(TBP:Token Bucket Policer)を用いてQoS保証を行う背景にはNGN (Next Generation Network)の存在がある.NGNでは,SIP (Session Initation Protocol)を使ってRACF (Resource and Admission Control Function)によるリソース受付制御を実現
ネットワークシミュレータNS-2を用いてDRR (Deficit Round Robin) のパケット廃棄確率を推定する.IS (Importance Sampling) シミュレーション法を適用し,シミュレーションを高速化し,かつ推定精度を向上させる.その際,推定値の分
ネットワークシミュレータNS-2を用いてDRR (Deficit Round Robin) のパケット廃棄確率を推定する.IS (Importance Sampling) シミュレーション法を適用し,シミュレーションを高速化し,かつ推定精度を向上させる.その際,推定値の分
本稿では,3 次元積層 DRAM の利用を前提とし,大幅なチップ面積の増加を伴うことなく高いメモリ性能を達成可能な新しいキャッシュ・アーキテクチャを提案する.3 次元積層された DRAM を大容量キャッシュとして活用する
本稿では,3 次元積層 DRAM の利用を前提とし,大幅なチップ面積の増加を伴うことなく高いメモリ性能を達成可能な新しいキャッシュ・アーキテクチャを提案する.3 次元積層された DRAM を大容量キャッシュとして活用する
誘導結合によるチップ間ワイヤレス接続技術は,製造後にチップを重ねて実装することで,三次元積層が可能であり,その高い柔軟性と転送性能が注目されている.この三次元転送技術を有効に利用するためには,積層され
誘導結合によるチップ間ワイヤレス接続技術は,製造後にチップを重ねて実装することで,三次元積層が可能であり,その高い柔軟性と転送性能が注目されている.この三次元転送技術を有効に利用するためには,積層され
科学哲学の新しい考え方と工学の使命 New Aspects of Philosophy of Science and Missions of Engineering
近年大規模・高速化が求められる、HPC(High Performance Computing) の分野において、順調な大規模化が進む FPGA(Field Programmable Gate Array) を用いて実現しようという研究が報告されている。本研究は FPGA を用いて、特定分野における数
[招待講演]アルゴリズム/アーキテクチャレベルの低電力化技術画像処理を例に
[招待講演]アルゴリズム/アーキテクチャレベルの低電力化技術画像処理を例に
近年大規模・高速化が求められる、HPC(High Performance Computing) の分野において、順調な大規模化が進む FPGA(Field Programmable Gate Array) を用いて実現しようという研究が報告されている。本研究は FPGA を用いて、特定分野における数
高位設計記述において、シミュレーションや形式的手法によって機能仕様に反する実行例(反例)が発見された場合、その反例や機能仕様を参照しながら、設計記述をデバッグする必要がある。本稿では、このように反例に基
高位設計記述において、シミュレーションや形式的手法によって機能仕様に反する実行例(反例)が発見された場合、その反例や機能仕様を参照しながら、設計記述をデバッグする必要がある。本稿では、このように反例に基
本論文では,実時間の画像ノイズ除去を目的として,GPU(GraphicsProcessing Unit)に基づく高速な全変動最小化手法を提案する.既存手法と異なり,提案手法はカーネルを二つに分割する.この分割はGPU内の同期を増加させるが
本論文では,実時間の画像ノイズ除去を目的として,GPU(GraphicsProcessing Unit)に基づく高速な全変動最小化手法を提案する.既存手法と異なり,提案手法はカーネルを二つに分割する.この分割はGPU内の同期を増加させるが
ネットワーク上の複数PCの計算リソースを用いるグリッドコンピューティングに関する研究が行われてきた.特に,Webブラウザを介して計算リソースを利用することで,より多くのPCの計算リソースを利用できる有効な手法
ネットワーク上の複数PCの計算リソースを用いるグリッドコンピューティングに関する研究が行われてきた.特に,Webブラウザを介して計算リソースを利用することで,より多くのPCの計算リソースを利用できる有効な手法
フラッシュ画像とノンフラッシュ画像の色彩と陰影の変換による鮮鋭画像生成法
重要度と画素値を拡散させる画像の直交リサイジング
フラッシュ画像とノンフラッシュ画像の色彩と陰影の変換による鮮鋭画像生成法
重要度と画素値を拡散させる画像の直交リサイジング
マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP
クロック系消費電力に着目した可変段数パイプラインプロセッサの低電力化
マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP
クロック系消費電力に着目した可変段数パイプラインプロセッサの低電力化
ディジタルカメラを用いた身体3次元計測手法
WikipediaとWebの情報を組み合わせたオントロジー構築の試み
新聞記事を対象とするテキスト印象マイニング手法の設計と評価
ディジタルカメラを用いた身体3次元計測手法
WikipediaとWebの情報を組み合わせたオントロジー構築の試み
新聞記事を対象とするテキスト印象マイニング手法の設計と評価
耳介形状の影響が少ない耳介近傍での音源入射方向の検討
耳介形状の影響が少ない耳介近傍での音源入射方向の検討
入力インタフェースのための瞬目に関する基礎的検討
入力インタフェースのための瞬目に関する基礎的検討
いつ人はうんざりと感じるか―情報家電の初期設定におけるうんざり状態の検出とその理解―
いつ人はうんざりと感じるか―情報家電の初期設定におけるうんざり状態の検出とその理解―
Task Allocation with Algorithm Transformation for Reducing Data-Transfer Bottlenecks in Heterogeneous Multi-Core Processors: A Case Study of HOG Descriptor Computation
On Synthesizing a Reliable Multiprocessor for Embedded Systems
A Multi-Performance Processor for Reducing the Energy Consumption of Real-Time Embedded Systems
Automatic Communication Synthesis with Hardware Sharing for Multi-Processor SoC Design
Task Allocation with Algorithm Transformation for Reducing Data-Transfer Bottlenecks in Heterogeneous Multi-Core Processors: A Case Study of HOG Descriptor Computation
On Synthesizing a Reliable Multiprocessor for Embedded Systems
A Multi-Performance Processor for Reducing the Energy Consumption of Real-Time Embedded Systems
Automatic Communication Synthesis with Hardware Sharing for Multi-Processor SoC Design
Accuracy Enhancement of Grid-Based SSTA by Coefficient Interpolation
Accuracy Enhancement of Grid-Based SSTA by Coefficient Interpolation
Cognitive Wireless Router System by Distributed Management of Heterogeneous Wireless Networks
Cognitive Wireless Router System by Distributed Management of Heterogeneous Wireless Networks