著者
木下 修平 並木 滋 清水 尚彦
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. RECONF, リコンフィギャラブルシステム (ISSN:09135685)
巻号頁・発行日
vol.106, no.247, pp.49-54, 2006-09-08

本稿では1チップのFPGA上で実現したIBMPC互換システムの開発について述べる。本開発はコンピュータシステム開発の実践教育の一環として行い、2006年がIBM PCの25周年にあたるため、IBM PC互換システムを教育の題材とした。開発は高位のHDL(Hardware Discription Language)であるSFL(Structured Function description Language)を用いてすべてのハードウェアの論理設計を行った。実装ボードはALTERA社のCyclone FPGAを搭載するUP3ボードである。必要なサブシステムをFPGAにすべて実装したため、外部バスは存在しない。周辺回路を全て含んだロジックセルは9894であった。また論理合成結果より、CPUは49.09MHz、SDRAMは128.78MHzで動作可能であり、それぞれ48MHz、100MHzで動作させた。OSはFreeDOSを用いており、IBM PC互換のBIOSは我々が開発した。