著者
寺澤 卓也
出版者
一般社団法人情報処理学会
雑誌
情報処理学会論文誌 (ISSN:18827764)
巻号頁・発行日
vol.37, no.4, pp.666-669, 1996-04-15
被引用文献数
4

オンチップマルチプロセッサでは チップ内のキャッシュ間データ転送とチップ外の主記憶とのデータ転送の速度差が大きいため 主記憶との間の転送を極力避けることが望ましい. 本論文ではキャッシュラインのチップ外への追い出し量を減少させる手法として 追い出しの対象となるラインを一時的に保存しておくキャッシュ機構(Zキャッシュ)を提案する. 命令レベルシミュレーションによる簡単な評価の結果 アプリケーションによっては実行性能を最大20%程度改善できることが明らかになった.In future on-chip multiprocessors, the access frequency of the off-chip main memory must be minimized considering the large gap of latency compared with quick on-chip snoop cache. In order to reduce the number of replace, an extra small cache (Z-cache) which holds the replacing line is added. Instruction level simulation results demonstrate that the Z-cache improves the performance up to 20% in some applications.