著者
小沢 弘和 中村 俊紀 堀尾 喜彦 合原 一幸
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. NLP, 非線形問題 (ISSN:09135685)
巻号頁・発行日
vol.100, no.609, pp.45-50, 2001-01-26
被引用文献数
4

一万ニューロン一億シナプスカオスニューロコンピュータを構築するため, スイッチト・キャパシタ(SC)カオスニューロン回路一万個を相互結合するディジタルシナプス集積回路を設計製作した.一万個の入力を可能とするため入力には時分割多重を用いた.さらに, 一万入力の重み付き加算を高速に計算するため, メモリベース構成を採用し, これに加算器も併用した.また完全な線形加算を行うため, 内部のデータ表現は22bitとした.さらに, SCカオスニューロンチップの入力仕様を満たすためのデータコンバータ回路を内臓した.また, チップの機能テストを行うための回路も内蔵した.このシナプスチップはVerilog-HDLにより設計し, ASICで実装した.さらにテストベンチを二種類製作し, シナプスチップの検査および評価を行った.