著者
秋元 俊祐 桃井 昭好 佐藤 茂雄 中島 康治
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. NC, ニューロコンピューティング (ISSN:09135685)
巻号頁・発行日
vol.103, no.466, pp.67-70, 2003-11-15

我々はストカステイックロジックという論理を用いたニューロチップを試作した.64個のニューロン回路が内蔵されたこのチップでは,一般的な連続時間ニューロダイナミクスを実現でき,速度を大幅に落とすことなく非同期更新を行うことができる.また,活性化関数の形を非単調にすることでネットワークの性能を向上させることが可能である.今回,我々はこのチップを複数個接続した大規模ニューロシステムの構築に関する報告を行う.

言及状況

Twitter (1 users, 1 posts, 0 favorites)

こんな論文どうですか? 確率的ニューロモデルによる1000ニューロンハードウェアシステムの構築とその応用(企画セッション : ニューロハードウェア)(秋元俊祐ほか),2003 http://id.CiNii.jp/Ni4sL

収集済み URL リスト