Ceek.jp Altmetrics (α ver.)
文献ランキング
合計
1ヶ月間
1週間
1日間
文献カレンダー
新着文献
すべて
2 Users
5 Users
10 Users
新着投稿
Yahoo!知恵袋
レファレンス協同データベース
教えて!goo
はてなブックマーク
OKWave
Twitter
Wikipedia
検索
ウェブ検索
ニュース検索
ホーム
文献一覧: 桃井 昭好 (著者)
3件
2
0
0
0
ストカスティックロジックを用いた1000ニューロンハードウェアシステムの構築及びその応用(NC企画セッション : ニューロハードウェア)
著者
桃井 昭好
佐藤 茂雄
中島 康治
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. NLP, 非線形問題
(
ISSN:09135685
)
巻号頁・発行日
vol.104, no.472, pp.37-42, 2004-11-20
ストカスティックロジックを用いた1000ニューロンハードウェアシステムの構築を行った。ストカスティックロジックは確率密度変調された1bitのデジタルパルス列を用いて演算を行う。そのため、バイナリロジックに比べて回路面積を小さく実現でき、さらにアナログ回路に比べて外部ノイズ耐性が高い回路を実現できる。また、確率的な動作に起因するノイズを利用することでネットワークの性能を向上させることができる。今回、我々は1000ニューロンシステムの詳細、及びシステムの測定結果についての報告を行う。
1
0
0
0
ストカスティックロジックを用いた1000ニューロンハードウェアシステムの構築及びその応用(企画セッション : ニューロハードウェア)
著者
桃井 昭好
佐藤 茂雄
中島 康治
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. NC, ニューロコンピューティング
(
ISSN:09135685
)
巻号頁・発行日
vol.104, no.474, pp.37-42, 2004-11-20
ストカスティックロジックを用いた1000ニューロンハードウェアシステムの構築を行った。ストカスティックロジックは確率密度変調された1bitのデジタルパルス列を用いて演算を行う。そのため、バイナリロジックに比べて回路面積を小さく実現でき、さらにアナログ回路に比べて外部ノイズ耐性が高い回路を実現できる。また、確率的な動作に起因するノイズを利用することでネットワークの性能を向上させることができる。今回、我々は1000ニューロンシステムの詳細、及びシステムの測定結果についての報告を行う。
1
0
0
0
確率的ニューロモデルによる1000ニューロンハードウェアシステムの構築とその応用(企画セッション : ニューロハードウェア)
著者
秋元 俊祐
桃井 昭好
佐藤 茂雄
中島 康治
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. NC, ニューロコンピューティング
(
ISSN:09135685
)
巻号頁・発行日
vol.103, no.466, pp.67-70, 2003-11-15
我々はストカステイックロジックという論理を用いたニューロチップを試作した.64個のニューロン回路が内蔵されたこのチップでは,一般的な連続時間ニューロダイナミクスを実現でき,速度を大幅に落とすことなく非同期更新を行うことができる.また,活性化関数の形を非単調にすることでネットワークの性能を向上させることが可能である.今回,我々はこのチップを複数個接続した大規模ニューロシステムの構築に関する報告を行う.