著者
小林 正好 村瀬 勉 定村 正
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. SSE, 交換システム (ISSN:09135685)
巻号頁・発行日
vol.97, no.617, pp.37-42, 1998-03-19

本稿では, 数百万パケット/秒の処理能力をもつマルチレイヤスイッチの機能をIチップLSIで実現するためのアーキテクチャについて述べる.プロトコル処理の面では, レイヤ2とレイヤ3の冗長処理を省略するとともにフォワーディングテーブル検索処理を統合し, フォワーディングテーブル検索回数を減少させることで高速化を図った.また, ハードウェア面では高速なフォワーディングテーブル検索を実行できる専用アドレスサーチチップを開発し, パイプライン処理によってスループット向上を図った.パイプライン処理ではシーケンサを用い, 複雑な専用処理を行う論理回路マクロとともに, 汎用的な処理の論理回路マクロを組み込むことで処理の高速性と柔軟性を両立させた.

言及状況

Twitter (1 users, 1 posts, 0 favorites)

こんな論文どうですか? 高速マルチレイヤ処理1チップスイッチアーキテクチャ,1998 http://ci.nii.ac.jp/naid/110003234586 本稿では, 数百万パケット/秒の処理能力をもつマルチレイヤスイッチの機能をIチップLSIで実現するためのアーキテクチャ

収集済み URL リスト