著者
大川 博史 西門 秀人 山内 寛紀 寺井 秀一
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. VLD, VLSI設計技術 (ISSN:09135685)
巻号頁・発行日
vol.99, no.658, pp.47-54, 2000-03-02
被引用文献数
4

アプリケーションプログラムをリアルタイム実行するマルチプロセッサLSIを自動生成する環境の研究を行なっているが、今回、そのスモールセットの開発を行った。ターゲットアプリケーションは、アッセンブラにて記述された128ポイント高速フーリエ変換プログラムであり、これを、遺伝的アルゴリズムを使って、メッセージパッシング型マルチプロセッサに最適スケジューリングした。また, その要素プロセッサ(PE)は、DLXアーキテクチャを改良した32ビットマイクロプロセッサであり、ハードウェア記述言語SFLにて記述されている。そして、上記スケジューリング結果から、対応するプロセッサ間結合と各プロセッサでの実行プログラムを同時生成した。また、上記プロセスにて自動生成したSFL記述のマルチプロセッサシステムを、Velilog-HDLに変換し、Verilog環境下にて論理合成、レイアウト設計を行なった。

言及状況

Twitter (1 users, 1 posts, 0 favorites)

こんな論文どうですか? GAによるマルチプロセッサスケジューリングとそのVLSI化の検討,2000 http://ci.nii.ac.jp/naid/110003294987

収集済み URL リスト