著者
中山 友之 山崎 俊彦 柴田 直
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. SDM, シリコン材料・デバイス (ISSN:09135685)
巻号頁・発行日
vol.104, no.248, pp.109-114, 2004-08-12

スイッチトカレント技術を用いて、低消費電力かつ小面積なCDMAマッチトフィルタを開発した。またチップ外とのインタフェースを電圧表現にするため、実用的な線形性を有するV-I,I-V変換回路を開発し、同一チップ上に実装した。V-I変換回路をブロック分けして配置するアーキテクチャと、カレントメモリに流れる電流量を低減する手法により、低消費電力で高速な処理を実現した。また、PN符号を巡回させるための低消費電力クロックオンデマンドシフトレジスタも開発した。256相関長のマッチトフィルタを試作することにより、チップ面0.54mm^2という低面積ながら、サンプリングレート8MSample/sec,電源電圧2Vで消費電力1.95mWであることを実証した。
著者
中山 友之 山崎 俊彦 柴田 直
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. ICD, 集積回路 (ISSN:09135685)
巻号頁・発行日
vol.104, no.250, pp.109-114, 2004-08-12

スイッチトカレント技術を用いて、低消費電力かつ小面積なCDMAマッチトフィルタを開発した。またチップ外とのインタフェースを電圧表現にするため、実用的な線形性を有するV-I,I-V変換回路を開発し、同一チップ上に実装した。V-I変換回路をブロック分けして配置するアーキテクチャと、カレントメモリに流れる電流量を低減する手法により、低消費電力で高速な処理を実現した。また、PN符号を巡回させるための低消費電力クロックオンデマンドシフトレジスタも開発した。256相関長のマッチトフィルタを試作することにより、チップ面0.54mm^2という低面積ながら、サンプリングレート8MSample/sec,電源電圧2Vで消費電力1.95mWであることを実証した。