著者
秋山 励 高田 英裕 山中 唯生 大熊 晴之 末次 康江 金岡 敏弘 熊木 哲 石原 和哉 花見 充雄 松村 哲哉 渡邊 哲哉 味岡 佳英 松田 吉雄
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. FTS, フォールトトレラントシステム (ISSN:09135685)
巻号頁・発行日
vol.101, no.476, pp.31-36, 2001-11-22

64MビットDRAM内蔵オンチップMPEG-2エンコーダLSIを開発した.大規模・高速なLSIをインプリメントするために, マルチクロックの階層的スキュー管理, クロストークノイズを考慮したタイミング検証, デカップリングキャパシタによる電源のIRドロップ対策を実施した.その結果, 162MHz動作ブロックにおいて, クロストークノイズを考慮した検証で目標性能の263MHz@1.5Vを満足させると共に, IRドロップを166mVに抑えることを可能とした.
著者
石原 和哉 花見 充雄 Scotzniovsky Stefan 松村 哲哉 竹内 伸一 大熊 晴之 西垣 幸司 鈴木 弘一 風山 雅裕 吉田 豊彦
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. ICD, 集積回路
巻号頁・発行日
vol.98, no.244, pp.29-35, 1998-08-20
参考文献数
6

HDTVへの対応が可能な高画質対応MPEG2動き検出LSI(ME3)を開発した。ME3は、54MHz動作時に165GOPS(giga operations per second)の演算能力を有し、1チップで全探索法式かつ広範囲探索を実現する。更に複数チップ構成により、HDTV応用に対応可能な探索範囲をも実現する。ME3は, 0.35μmCMOSプロセスで試作し、1.9Mトランジスタを8.5×8.5mm^2のチップサイズに集積した。本LSIによりピクチャに応じた最適動きベクトルの検出が可能となり、低いコストかつ高画質なMPEG2画像符号化装置が実現できる。