- 著者
-
村上 和彰
岩下 茂信
宮嶋 浩志
- 出版者
- 一般社団法人情報処理学会
- 雑誌
- 情報処理学会研究報告計算機アーキテクチャ(ARC) (ISSN:09196072)
- 巻号頁・発行日
- vol.1996, no.80, pp.155-160, 1996-08-27
- 被引用文献数
-
12
本稿は,メモリーマルチプロセッサー体型ASSP 「PPRAM」向けの標準通信規格『PPRAM?Link』Draft 0.0について,その概要を紹介している.PPRAM?LinkはPPRAMノードならびに(PRAMノードを1個以上含む)PPRAMチップを1対1単方向パラレル/シリアル・リンクで接続し,1Gバイト/秒(パラレル・リンク当り)あるいは1Gビット/秒(シリアル・リンク当り)以上の高速データ転送を可能とする.その論理階層の通信プロトコルは,基本的にはSCI (EEE Std 1596?199)に基づいてPPRAM向けに修正を施したもので,トランザクション.フロー制御,エラー検出,初期化の各プロトコルを含む.ただし,SCIと異なりハードウエア・レベルでキャッシュ・コヒーレンスを保証しないので,SCIのキャッシュ・コヒーレンス・プロトコル相当のプロトコルは含まない.PPRAM?Linkの標準化作業は,PPRAMコンソーシアム(仮称)の正式発足(996年10月の予定)を待って開始し,まずは1年間の予定で『PPRAM?Link Standard(仮称)』Draft 1.0を策定する計画である.This paper outlines an unapproved draft standard for PPRAM-Link. The PPRAM-Link provides a high-bandwidth interface needed for communicating among two or more PPRAM chips, or merged-memory/logic LSIs, by using a collection of fast point-to-point unidirectional links. Based on SCI (IEEE Std 1596-1992) signaling technology, the PPRAM-Link would be defined at 1 Gbyte/s (16-bit parallel) and 1 Gbit/s (serial). The PPRAM-Link supports the SCI-like transaction and flow-control protocols, although it does not provide any cache coherence protocols since PPRAM-based system is NCC-NUMA. The standardization will begin soon, and a proposed standard for PPRAM-Link will complete in a year.