著者
薦田登志矢 佐々木 広 近藤 正章 中村 宏
出版者
一般社団法人情報処理学会
雑誌
情報処理学会研究報告計算機アーキテクチャ(ARC) (ISSN:09196072)
巻号頁・発行日
vol.2008, no.101, pp.33-38, 2008-10-12

近年, LSI のリーク消費電力の増加が問題となっている.本稿では,これに対し,演算器の実行時リークエネルギーを削減することを目的としたコンパイラによる PG 制御手法を検討している.この手法においては,コンパイラによって命令にスリープビットと呼ばれるビットを付加することで演算器内部の演算ユニットに対して細粒度な PG を適用する.ここでは,実行時命令履歴を解析し,この PG 制御手法の潜在的なリーク電力削減効果を見積もった.その結果,理想的なスリープビット付加が達成された場合,演算ユニットのリーク電力を大幅に削減できることが分かった.As semiconductor technology scales down, leakage-power becomes dominant in the total power consumption of LSI chips. For reducing runtime leakage-energy of execution units, we propose a compiler-based control power-gating strategy. In the proposed control starategy, we need to add 1 bit to instructions, which is called the ``sleep bit''. Sleep bit decides whether the execution unit should sleep or not after its use. We estimate the maximum effect of the proposed strategy by analyzing the instruction and cache miss trace information. The result shows that the proposed strategy have great potential to reduce run-time leakage-energy of execution units.

言及状況

Twitter (1 users, 1 posts, 0 favorites)

こんな論文どうですか? リーク電力削減のためのコンパイラによるスリープ制御の初期検討(コンパイラ技術およびメニーコアアーキテクチャ)(薦田 登志矢ほか),2008 http://t.co/uxofDRLa57

収集済み URL リスト