著者
Hirosuke Miki Morgan 藤田 玄 尾上 孝雄 白川 功
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会論文誌. A, 基礎・境界 (ISSN:09135707)
巻号頁・発行日
vol.81, no.10, pp.1352-1361, 1998-10-25
被引用文献数
3

本論文では低ビットレート画像符号化アルゴリズムH.263用コーデックコアのVLSI化設計について述べる.特に携帯端末での利用を目的として設計された本コアは, コーデックの各処理過程を特定のASICアーキテクチャによって実現する.すなわち, 各演算回路は, 高い符号化効率を達成する符号化オプションをとり入れ, しかも小面積かつ低動力周波数を徹底的に追求する新しいアーキテクチャにより実装した.本コアをトップダウンASIC設計システムCOMPASS Design Tools ver.9を用いてVLSI化設計した結果, 0.35μmCMOS4層メタルテクノロジで4.94mm^2, 15MHz動作時の消費電力は84.18mW(電源電圧3.3V)となった.