著者
戸田 賢二 西田 健次 高橋 栄一 Nick Michell 山口 喜教
出版者
一般社団法人情報処理学会
雑誌
情報処理学会論文誌 (ISSN:18827764)
巻号頁・発行日
vol.36, no.7, pp.1619-1629, 1995-07-15
被引用文献数
13

実時間並列計算機用相互結合網の構成要素として用いるルータチップの設計およびその性能について報告する。本ルータはパケット交換型で4入力4出力であり、多段網における優先度逆転現象の発生を抑える方式として我々の提案した「優先度先送り方式」を採用している。優先度は32ビット、入力ポートごとに8パケットの優先度キューを持ち、データ転送レートはポート当たり190メガバイト/秒、パイプラインは25ナノ秒ピッチの2段構成である。この性能は優先度制御を行わない通常の方式のルータと比較し遜色のないものである。