著者
藤岡 豊太 阿曽 弘具
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会論文誌. D-1, 情報・システム 1-コンピュータ (ISSN:09151915)
巻号頁・発行日
vol.80, no.11, pp.880-888, 1997-11
被引用文献数
2

コンピュータ技術の発達に伴い, 情報をいかに効率的に伝送, 蓄積するかが重要な課題となっている. そのためデータ圧縮技術が発達し, さまざまな分野で利用されている. しかし, 大量の情報を扱う場合の各種システムの速度的要求のもとでは, CPU内での圧縮処理では速度的要求を満足することが困難になってきている. そのため, VLSI/ULSI技術を用いた専用ハードウェアによる高速なデータ圧縮法が必要となっている. 本論文では, さまざまな情報に対して有効な符号化法の一つであるLZ77符号化法を高速に実行する並列処理アーキテクチャ-PAHL-Cを提案している. PAHL-Cでは, 符号化で最も計算量を要する最長一致記号系列探索での冗長な計算を削減し, スルーレートを大幅に向上するものである. また, 高位論理合成システムPARTHENONを用いてPAHL-Cの論理設計等を行い, 性能評価している. その結果約20〜25[MByte/s]というスルーレートが得られることがわかった. 更にLZ77復号化並列処理アーキテクチャ-PAHL-Dを提案し, 性能評価している. また, PAHL-C/PAHL-Dが効率的を統合できることを示す.
著者
小室 孝 鈴木 伸介 石井 抱 石川 正俊
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会論文誌. D-1, 情報・システム 1-コンピュータ (ISSN:09151915)
巻号頁・発行日
vol.81, no.2, pp.70-76, 1998-02
被引用文献数
57

本論文では汎用のプロセッシングエレメント(PE)を用いた新しいビジョンチップアーキテクチャを提案する.本アーキテクチャはロボットビジョンなどのさまざまな応用にも対応可能な十分な汎用性を保ちつつ, 多数のPEを1チップ上に集積するために非常にシンプルな構造をもっている.また, 視覚フイードバックに必要とされる1msのオーダでさまざまな視覚処理を行うことが可能であることをシュミレーションによって示した.更に, このアーキテクチャに基づいた試作チップをFPGAを用いて製作し, 動作を確認した.また, フォトディテクタ(PD)を含むフルカスタム回路の設計を行った.