著者
村上 国男 中村 義作
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:09135713)
巻号頁・発行日
vol.J61-D, no.7, pp.465-472, 1978-07-25

将来の有望な計算機アーキテクチャとして,ポリプロセッサ方式が注目を集めている.ポリプロセッサシステムは,機能専用化されたプロセッサによって構成される計算機複合体であり,システムの高度な性能を達成するためには,与えられたプロセッサ間の負荷分布に対してボトルネックを生じないことが必要である.このためには,各プロセッサ上で走行する制御プログラムのイベント処理方式と,負荷に対する処理能力との関係を明らかにしておくことが重要である.本論文では,ポリプロセッサシステムのパイロットモデルにおけるイベント処理の流れた着目し,これを3段のタンデム形待ち行列モデルによってモデル化する.次に,このモデルをTaube-Netto,M.の方法を援用して解析し,呼の処理待ち時間,プロセッサ内滞留呼数の評価式を与える.

言及状況

Twitter (1 users, 1 posts, 0 favorites)

@n_soda あと、HPのミニコン(ボードコンピュータ)のよさは、ヒューズROMをもっていてマイクロコードのカスタマイズが可能だった。で、これをつかったのが、今でいうマルチコアCPUですなw。https://t.co/u6ZrKo8iW4 1978年にはすでにw。 [41]

収集済み URL リスト