著者
坂本 憲司 村松 正吾 貴家 仁志 山田 昭彦
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. VLD, VLSI設計技術 (ISSN:09135685)
巻号頁・発行日
vol.99, no.108, pp.9-14, 1999-06-11

新たな動画像符号化規格であるMPEG4では,従来のMPEG1,2のマクロブロック(16×16画素)単位の動き補償(MC)に加えて8×8画素単位の動き補償モード,8×8ブロックモードが用意されている.そこで,本報告では,従来型のPEの内部構成を改良することにより,この8×8ブロックモードを含む動き検出器(ME)の新たな線形アレー構成を提案する。本提案は処理要素(PE)と比較器のみを改良し,入力は従来型と全く同じである.PEの内部構成に従来型の構成にマルチプレクサ,アキュムレータを加えることにより,MPEG4で必要とされる8×8ブロックモードでの差分絶対値和(SAD)の選択,アキュムレートを可能にしている.また,8×8ブロックモードのSAD出力タイミングは,16×16ブロックモードと異なるため,8×8ブロックモードのための2種類の比較器を提案する。さらに,提案するPEのVHDLモデルの論理合成結果より,VLSI実現への性能の見積もりを行う.