著者
松谷 健史 空閑 洋平 ロドニー バン ミーター 鈴木 茂哉 吉藤 英明 村井 純
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 B (ISSN:13444697)
巻号頁・発行日
vol.J96-B, no.10, pp.1095-1103, 2013-10-01

大規模データセンターにホストされているクラウドサービスの普及により,ネットワークに対する低遅延通信への要求が高まっている.しかし多くのIPパケット転送の実装は,複雑な経路選択が必要なグローバルインターネットの経路やAccess Control List (ACL)をサポートするために,転送遅延が大きい.本研究では全工程をパイプライン化し,パケットバッファを用いないIPパケット転送を提案する.本手法を市販のFPGAボードに実装したところ,41万経路のIPv4パケットの転送遅延が976nsで一定であることが確認された.これは市販のギガビットL3スイッチにて64バイトフレームを計測したときの20~25%に相当する.IPネットワークの転送遅延を削減することにより,クラウドやHPCなどのインターコネクトとしてIPプロトコルの適用範囲が広がることが期待できる.

言及状況

Twitter (1 users, 1 posts, 0 favorites)

FPGAで作った低遅延IPスイッチ.たしかに速い.→ 全行程のパイプライン化による低遅延IPパケット転送方式 http://t.co/i5aJZSERG4

収集済み URL リスト