著者
安岡 稔晃 藤岡 徹 上野 愛実 村上 祥子 井上 彩 内倉 友香 高木 香津子 宇佐美 知香 森 美妃 田中 寛希 松元 隆 松原 裕子 濱田 雄行 松原 圭一 杉山 隆
出版者
日本産科婦人科内視鏡学会
雑誌
日本産科婦人科内視鏡学会雑誌 (ISSN:18849938)
巻号頁・発行日
vol.33, no.1, pp.121-125, 2017 (Released:2017-06-06)
参考文献数
9

BACKGROUND: With the increase in the cesarean section rate, the complications associated with cesarean section wounds have also increased. The presence of a cesarean scar defect and diverticulum has recently been identified as a source of persistent, irregular vaginal bleeding, menstrual pain, secondary infertility, and lower abdominal pain, known as cesarean scar syndrome. CASE: A 33-year-old woman presented with menstrual and lower abdominal pain in association with an anterior extrauterine cystic mass detected by pelvic ultrasound, thought to represent a cesarean scar diverticulum. The cystic diverticulum was laparoscopically excised, and the lower anterior uterine wall was repaired. The postoperative course was good and the patient was discharged on the fifth day after surgery. Menstrual and lower abdominal pain resolved after surgery. CONCLUSION: In cases of cesarean scar syndrome associated with a cystic diverticulum, laparoscopic surgery should be considered, especially when menstrual and lower abdominal pain is present.
著者
松元 隆志 射場本 忠彦 百田 真史 近藤 武士 開口 善典 船戸 剛 釼持 尚紀 稲田 雄大
出版者
公益社団法人 空気調和・衛生工学会
雑誌
空気調和・衛生工学会大会 学術講演論文集 (ISSN:18803806)
巻号頁・発行日
vol.2013, pp.493-496, 2013

<p>本報では、竣工初年度における教室の空調運用実態および室内環境について報告する。運用実態は代表室における空調機および分散ポンプの運用実測、在室人数の変化による外気導入量の把握、室内CO2濃度計測、給気風量の状況を確認した。また、室内環境については夏期詳細計測での机上面の水平温度分布・上下温度分布により室内環境把握を確認した。結果として、初年度の運用実態と室内環境を示唆し、今後最適な運用・調整を行う予定である。</p>
著者
松元 隆博 棚田 嘉博 佐藤 公則 長澤 庸二
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会論文誌. A, 基礎・境界 (ISSN:09135707)
巻号頁・発行日
vol.84, no.3, pp.374-386, 2001-03-01
被引用文献数
18

シフト直交実数有限長系列は, シフトの両端を除いてサイドローブが0になる鋭い非周期自己相関関数を有する.この系列は, 長さが短い系列から作った要素系列の畳込みにより合成される.この系列に対するマッチトフィルタは, 要素系列に対するマッチトフィルタを縦続接続して構成することにより, 乗算数がO(log_2M)となって高速処理に適する.この原理に基づき, 高速なディジタルマッチトフィルタをフィールドプログラマブルゲートアレー(FPGA)上に試作した.各要素系列値は乗算を簡単にするために整数で近似する.Wallaceトリーのアルゴリズムとパイプライン処理を併用して, 試作器は1万ゲートのFPGAを用い, 長さ33の系列から作った8ビット量子化の符号に対しチップ速度16Mcpsで動作する.