著者
山長 功 佐藤 高史
出版者
一般社団法人エレクトロニクス実装学会
雑誌
エレクトロニクス実装学術講演大会講演論文集 第26回エレクトロニクス実装学術講演大会
巻号頁・発行日
pp.94-97, 2012 (Released:2014-07-17)

電源インピーダンスの反共振は、EMIや電源電圧変動を引き起こし、LSIの性能や安定性を悪化させる。近年、電源電圧変動の許容値が低下しており、反共振の抑制は電源設計における重要な課題となっている。そこで、本論文では、低ESRと高ESRコンデンサを組み合わせた効果的な反共振抑制手法を提案する。2種類のコンデンサを組み合わせることで、それぞれを単体で使う場合のデメリットを改善し、高帯域に電源インピーダンスを低減することを実験により示す。
著者
粟野 皓光 佐藤 高史
雑誌
研究報告システムとLSIの設計技術(SLDM) (ISSN:21888639)
巻号頁・発行日
vol.2015-SLDM-173, no.7, pp.1-6, 2015-11-24

本論文では Line sampling(LS) を利用した高速なトランジスタ・レベルの遅延歩留まり解析手法を提案する.集積回路製造プロセスの微細化にともない,トランジスタ特性のばらつきが増加しており,集積回路の設計は困難を極めている.確率的にばらつく回路遅延を解析するために統計的静的遅延解析 (SSTA) が考案され,その高速化に対して数多くの研究が行われてきた.SSTA ではゲート・レベルの遅延モデルを用いている.一層の正確性を期すために,タイミング検証の最終段階では,最悪遅延を与えうるパスを抜き出し,トランジスタ・レベルのモンテカルロ解析 (MC) を行うことが一般的であるが,純粋な MC は収束が遅く実際の歩留まり解析には適用できない.収束性を改善する手法として重点的サンプリング (1s) が一般的に用いられるが,最適な代替分布の決定が必要となり,これはばらつき変数が高次元になるほど困難な問題となる.遅延歩留まり解析においては,最悪遅延パスに限定したとしても数百から数千個のトランジスタにおけるばらつきを考慮出来ることが求められ,次元数にスケーラブルな手法が必要である.本論文では,回路遅延が,ばらつき変数の線形和で近似できるという特性に着目し,LS の応用を提案する.数値実験の結果,最新の歩留まり解析手法である,subset simulation と比較して,同等の解析精度を得るために必要な回路シミュレーション回数を 1/14 から 1/300 程度にまで低減可能であることが明かとなった.
著者
粟野 皓光 清水 裕史 筒井 弘 越智 裕之 佐藤 高史
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. VLD, VLSI設計技術 (ISSN:09135685)
巻号頁・発行日
vol.111, no.324, pp.85-90, 2011-11-21

ランダムテレグラフノイズ(Random Telegraph Noise: RTN)は微細デバイスの信頼性や回路特性に関わる物理現象であり,様々なモデル化手法が提案されている.閾値電圧の変動幅と変動時定数は,種々のモデルに共通する特に重要なパラメータであるが,測定データからこれらを求めることは困難な課題となっている.本研究では,キャリアの捕獲と放出の過程を統計的モデルとして表現し,マルコフ連鎖モンテカルロ法(MCMC)を用いて各パラメータをベイズ推定する手法を提案する.人工的に生成したRTN信号に提案手法を適用し,良好な結果が得られたが,実測信号については課題も見られた.
著者
越智 裕之 佐藤 高史 筒井 弘 中村 行宏
出版者
立命館大学
雑誌
基盤研究(B)
巻号頁・発行日
2011-04-01

長寿命なデジタル記憶システムの実現に向け、長期安定性に優れるマスクROMの実装されたシリコンウエハ全体を完全に絶縁層で封止し、非接触で電源供給や相互通信を行うための構成方式の検討を行った。非接触電源供給技術としてオンチップ太陽電池に注目し、ブーストインターリーブ太陽電池を提案した。非接触相互通信技術としてオンチップダイポールアンテナに注目し、低消費電力な送受信回路を提案した。高集積、超低電圧動作が可能なNAND型マスクROMの特性を明らかにした。これらを総合して恒久保存メディアのアーキテクチャ検討を行い、待機時消費電力を極限まで削減する階層的なパワーゲーティング手法の有用性を示した。