著者
後藤 仁志 関野 秀男 墨 智成 市川 周一
出版者
豊橋技術科学大学
雑誌
基盤研究(B)
巻号頁・発行日
2005

本研究は大きく分けて(1)マルチ分子オブジェクト法のための分子計算プラットフォームの構築、(2)階層化分子シミュレーションのための分子計算技術の開発、(3)不均一計算タスクの負荷分散アルゴリズムの開発、の3つの部分からなる。それぞれに関する研究実績の概要を以下に示す。(1)マルチ分子オブジェクト法による並列化効率と計算精度の向上を目指し,大規模系の結晶シミュレーション技術の開発を行った。その結果,分子間相互作用エネルギー和で14桁までの精度保障を実現すると伴に,およそ4億原子で構成された直径0.1μmもの分子性結晶計算に成功した.また、実用化レベルで結晶多形間の相転移シミュレーションによる熱力学解析法の開発に成功した.(2)マルチウェーブレット基底を用いたTDHF/TDDFT時間依存シュレディンガー方程式の解法や超分極率の算定法などの開発を行なった.これらは,現時点では大規模系への適用は容易ではないが,今後,不均一系に対する密度汎関数理論の開発へ展開することが大いに期待できる結果となった.(3)分子シミュレーションの計算タスクに対して演算性能が不十分なヘテロ分散計算環境では,実践的な負荷分散アルゴリズムは困難であることが分かった.そこで,分子シミュレーションに利用されることが多いマルチコアCPUをクラスター化したヘテロ分散環境を想定し,マルチコア/マルチスレッドシステムの負荷分散アルゴリズムめ開発に着手した.
著者
畑 尚志 市川 周一
出版者
一般社団法人情報処理学会
雑誌
研究報告システムLSI設計技術(SLDM) (ISSN:09196072)
巻号頁・発行日
vol.2009, no.7, pp.25-30, 2009-01-22

真性乱数生成回路 (TRNG) をデジタル回路で実装する手法として,ラッチのメタスタビリティを利用する回路が提案されているラッチ型 TRNG は実装が難しいためカスタム LSI で実現されてきたが,本研究では FPGA で実装する手法を提案する.提案回路は乱数品質を高めるためにハードマクロで実装し,クロックスキュー低減や内部ノードの負荷均衡化に配慮した.さらに乱数品質と生成速度を改善するため,複数ラッチの出力を XOR してエントロピー収穫を行っている.作成した TRNG は Xilinx Virtex4 FPGA XC4VFX20 に実装し,NIST テストに後処理なしで通過することを確認した.ラッチ 128 個からなる TRNG で,回路規模 290 Slice,生成速度 8.33 Mbps を実現した.Metastability of RS latch is utilizable as an entropy source for true random number generators (TRNG). This kind of TRNG is comprised of logic gates, which can be integrated into a logic LSI. Though latch-based TRNG has been mostly implemented with full-custom LSI technology, this study presents an implementation with common FPGA technology. The RS latch in our TRNG is implemented as a hard-macro to guarantee the quality of randomness, minimizing the clock skew and load imbalance of internal nodes. The quality and throughput are further improved by XOR'ing the output of 32-128 latches. The derived design was implemented with Xilinx Virtex4 FPGA (XC4VFX20), and passed NIST test without post-processing. A TRNG of 128 latches occupies 290 slices, while achieving 8.33 Mbps throughput.
著者
松岡 俊佑 日野 善規 市川 周一
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:18804535)
巻号頁・発行日
vol.J94-D, no.10, pp.1696-1700, 2011-10-01

AES暗号とCamellia暗号について,暗号鍵を定数に固定した回路を設計し,FPGAによる実装評価を行った.その結果,従来回路と比較して論理規模が削減され,最大動作周波数が改善された.