著者
森江 隆 岩田 穆
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. CAS, 回路とシステム (ISSN:09135685)
巻号頁・発行日
vol.102, no.162, pp.67-78, 2002-06-21
被引用文献数
2

脳の初期視覚系での特徴抽出モデルとして知られるガボールウェーブレット変換を画素並列動作で実現するLSIを核とする自然画像認識システム構築の試みについて述べる。まず,自然画像の特定領域を注視する処理として抵抗ヒューズを用いた大局的領域分割を行う。分割された各領域を個別に抽出し,ガボールウェーブレット変換を行う。得られたガボール特徴量を用いて,ダイナミックリンクアーキテクチャに基づく柔軟なマッチングにより認識を行う。特徴抽出までの処理をハードウェアで実行するために,画素並列で動作するLSIをパルス変調信号を用いたアナログ・デジタル(AD)融合回路アーキテクチャに基づいて設計した。本稿では特に,(1)パルス変調方式ピクセル回路を用いた大局的領域分割用抵抗ヒューズネットワークおよび抵抗ネットワーク型ガボールフィルタ回路とそのLSI設計例,(2)セルオートマトン型画像領域抽出アルゴリズムとそのFPGAへの実装例,(3)システム化の基盤となるLSI制御用FPGA搭載PCIボードの仕様について詳述する。
著者
中野 鉄平 彦本 里美 森江 隆 永田 真 岩田 穆
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. ICD, 集積回路 (ISSN:09135685)
巻号頁・発行日
vol.101, no.248, pp.45-51, 2001-07-26
被引用文献数
1

本論文では, 画像の領域分割後に得られるエッジ情報を利用し, エッジで囲まれた領域を画素並列で個別に抽出するアルゴリズムとそれを実現するLSI回路構成を提案する.1画素毎に1処理モジュールを割当て, 隣接画素の状態で自分の状態を決めるセルオートマトン型のアルゴリズムである.提案する画素回路は極めてコンパクトなので, すでに提案されている画像分割用画素回路内に組み込むことができるが, 今回はFPGAに実装した例を示し, 画素並列処理がどの程度現状のFPGAで可能かを議論する。
著者
森江 隆 岩田 穆
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. VLD, VLSI設計技術 (ISSN:09135685)
巻号頁・発行日
vol.102, no.165, pp.67-78, 2002-06-21
被引用文献数
4

脳の初期視覚系での特徴抽出モデルとして知られるガボールウェーブレット変換を画素並列動作で実現するLSIを核とする自然画像認識システム構築の試みについて述べる。まず,自然画像の特定領域を注視する処理として抵抗ヒューズを用いた大局的領域分割を行う。分割された各領域を個別に抽出し,ガボールウェーブレット変換を行う。得られたガボール特徴量を用いて,ダイナミックリンクアーキテクチャに基づく柔軟なマッチングにより認識を行う。特徴抽出までの処理をハードウェアで実行するために,画素並列で動作するLSIをパルス変調信号を用いたアナログ・デジタル(AD)融合回路アーキテクチャに基づいて設計した。本稿では特に,(1)パルス変調方式ピクセル回路を用いた大局的領域分割用抵抗ヒューズネットワークおよび抵抗ネットワーク型ガボールフィルタ回路とそのLSI設計例,(2)セルオートマトン型画像領域抽出アルゴリズムとそのFPGAへの実装例,(3)システム化の基盤となるLSI制御用FPGA搭載PCIボードの仕様について詳述する。
著者
森江 隆 石川 聖二
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会誌 (ISSN:09135693)
巻号頁・発行日
vol.94, no.6, pp.459-463, 2011-06-01
被引用文献数
2

車載用及びロボット視覚用の知的画像認識で必要となるHOG,SIFTなどの基本アルゴリズムを紹介するとともに,筆者らが開発した画像認識手法を紹介する.現在の画像処理はより並列的・階層的になり,脳での視覚処理モデルに近づいているともいえるが,人の高い知覚機能に近づくには更なるブレークスルーが必要である.そのために,脳型画像処理技術とそれを実現する集積回路及びナノ構造の利用を含めた脳型デバイス開発の必要性を述べる.
著者
森江 隆 田中 秀樹 厚地 泰輔 是角 圭祐 中田 一紀
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. NC, ニューロコンピューティング (ISSN:09135685)
巻号頁・発行日
vol.108, no.281, pp.55-60, 2008-10-31

我々は従来より,パルス変調信号により時間領域で積和演算および任意非線形変換が行える「アナログ・デジタル融合回路アーキテクチャ」と名付けた方式を提案し,これに基づき各種の脳型視覚処理LSIおよびニューラルネットワークLSIを開発してきた.時間領域での非線形変換は,変換関数と同形の非線形な時間関数で表される電圧または電流波形を用いることで実現できる.これまで,波形生成回路の占有面積の関係から,任意非線形関数波形を複数の演算回路で共有する方式を用いてきたが,この方式では各演算回路が同期的に動作せざるを得ない.しかし,いくつかのモデルでは非同期動作が必要となることがある.スパイクタイミング依存シナプス可塑性(STDP)はその一例である.本報告では,他の例として相対的なスパイクタイミング差による類似度(距離)演算回路を紹介する.また,準周期的にスパイク発火するニューロンのモデルである位相振動子を同期・非同期両方式でCMOS回路で実現した例を示す.回路シミュレーション結果より,このモデルをスパイクタイミングイベント駆動により非同期で動作させることにより,処理時間および消費電力の大幅な削減が期待できることを示す.
著者
中本 裕之 永田 真 森江 隆 岩田 穆
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. IE, 画像工学 (ISSN:09135685)
巻号頁・発行日
vol.99, no.401, pp.97-104, 1999-10-29

二次元画像認識システムの実現を目的として,画像の特徴抽出が可能なパターンマッチングプロセッサをパルス幅変調信号(PWM信号)を用いたAD融合回路アーキテクチャで実現することを提案する.このプロセッサは二次元画像のX,Y方向のパターンマッチング処理に加え,一次元投影演算,差分演算が実現できる.テストチップを0.8μmCMOS,電源電圧3.3Vで設計した.実験により動作周波数25MHzで,マッチング処理,投影演算,差分演算の動作を確認し,演算速度0.8GOPSの性能を得た.
著者
永田 真 土方 克昌 永井 仁 森江 隆 岩田 穆
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. ICD, 集積回路 (ISSN:09135685)
巻号頁・発行日
vol.100, no.41, pp.13-18, 2000-05-04

CMOSに比べて33%以下の基板雑音振幅を実現するReduced Supply CMOSを提案する。この効果は、高速論理スイッチング動作のための電荷再分布を担う電荷溜と、その消費電荷を外部電源から充電する時定数を最適化することで得られる。提案回路および従来の論理回路構成の基板雑音発生量を比較するために、ゲイン校正した設計帯域2GHzのソースフォロワによりレベルシフトした基板電位をラッチコンパレータで読み出す手法を開発し、基板雑音を100ps, 100μV分解能で定量的に測定した。