著者
津野田 賢伸 高田 雅士 秋田 庸平 田中 博志 佐藤 真琴 伊藤 雅樹
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. RECONF, リコンフィギャラブルシステム (ISSN:09135685)
巻号頁・発行日
vol.105, no.451, pp.37-41, 2005-11-24
被引用文献数
31 7

動的に機能を変更可能なALUを二次元配列状に接続した演算セルアレイをベースとし, 各種ホストCPUと接続可能なディジタルメディア処理向け動的再構成プロセッサであるフレキシブルエンジン(Flexible Engine/Generic ALU array, FE-GA)を開発した.FE-GAは, 自由度の高い内部データ転送を可能とするクロスバネットワーク, 多バンクの演算用ローカルメモリに加え, コンフィギュレーションデータの効率的な2レベルの階層記憶とバックグラウンド転送, および自律的に動作するシーケンス制御を可能とする周辺機能モジュールを備え, 独立性の高いサブシステムとして動作することを特徴とする.
著者
西井 修 荒川 文男 石橋 孝一郎 中野 定樹 志村 隆則 鈴木 敬 橘 貢 戸塚 米太郎 津野田 賢伸 内山 邦男 山田 哲也 服部 俊洋 前島 英雄 中川 典夫 成田 進 関 光穂 島崎 靖久 里村 隆一 高須賀 知哉 長谷川 淳
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. ICD, 集積回路
巻号頁・発行日
vol.98, no.23, pp.17-24, 1998-04-24
被引用文献数
6

2命令を同時に実行し、チップサイズが58mm^2のマイクロプロセッサを開発した。0.25ミクロン, 5層配線CMOSプロセスを用い、200MHz動作時の消費電力は1.2Wである。本報告は、チップ概要、低電力のための機構、および高性能化のために行った設計内容について述べる。浮動小数点演算の高性能化のため、1クロックにつき7個の単精度浮動小数点演算を処理可能なグラフィックFPU、およびサポート命令を設けた。このグラフィックFPUは2ステージ構成の4元内積(積和)演算器を有する。該内積演算器のディレイ(シミュレーション値)は3.69nsである。
著者
佐藤 真琴 田中 博志 津野田 賢伸 高田 雅士 秋田 庸平 伊藤 雅樹
出版者
一般社団法人電子情報通信学会
雑誌
電子情報通信学会技術研究報告. RECONF, リコンフィギャラブルシステム (ISSN:09135685)
巻号頁・発行日
vol.105, no.451, pp.55-60, 2005-11-24
被引用文献数
10

無線LANや音声・画像処理等, 規格が次々に生まれ, 高い処理性能が要求される分野において動的再構成可能プロセッサが注目を集めている.我々は同プロセッサとして, 性能面積比の向上を狙ったFE-GAの研究開発を進めている.本論文では, Fast Fourier Transform (FFT)のFE-GA向けアルゴリズムの考案, FE-GAへのマッピング, 主演算器利用率と呼ぶ性能評価指標の提案, 及び性能評価を行った.その結果, 2048点FFTに対して乗算器に対する主演算器利用率は96%となり, 本アーキテクチャはFFTに対して性能面積比が高いことがわかった.