著者
Takashi NORIMATSU Yuichi NAKAMURA Toshihiro YAMAUCHI
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE TRANSACTIONS on Information and Systems (ISSN:09168532)
巻号頁・発行日
vol.E106-D, no.9, pp.1364-1379, 2023-09-01

Two problems occur when an authorization server is utilized for a use case where a different security profile needs to be applied to a unique client request for accessing a distinct type of an API, such as open banking. A security profile can be applied to a client request by using the settings of an authorization server and client. However, this method can only apply the same security profile to all client requests. Therefore, multiple authorization servers or isolated environments, such as realms of an authorization server, are needed to apply a different security profile. However, this increases managerial costs for the authorization server administration. Moreover, new settings and logic need to be added to an authorization server if the existing client settings are inadequate for applying a security profile, which requires modification of an authorization server's source code. We aims to propose the policy-based method that resolves these problems. The proposed method does not completely rely on the settings of a client and can determine an applied security profile using a policy and the context of the client's request. Therefore, only one authorization server or isolated environment, such as a realm of an authorization server, is required to support multiple different security profiles. Additionally, the proposed method can implement a security profile as a pluggable software module. Thus, the source code of the authorization server need not be modified. The proposed method and Financial-grade application programming interface (FAPI) security profiles were implemented in Keycloak, which is an open-source identity and access management solution, and evaluation scenarios were executed. The results of the evaluation confirmed that the proposed method resolves these problems. The implementation has been contributed to Keycloak, making the proposed method and FAPI security profiles publicly available.
著者
Takashi Ohira
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Electronics Express (ISSN:13492543)
巻号頁・発行日
vol.10, no.11, pp.20130230, 2013-06-10 (Released:2013-06-10)
参考文献数
2
被引用文献数
25 46

This paper considers three pairs of circuit schemes for RF rectification. Given finite available power from RF source and load resistance, we formulate DC output power and efficiency of each scheme. Resultant formulas find that load-to-source resistance ratio R/r dominates the circuit performance. Maximum efficiency reaches 81.1% at R/r=1 for single-diode half wave rectifiers. It also reaches 92.3% for multiple-diode full wave ones at R/r=1.347 in bridge with capacitor, 0.742 in bridge with inductor, 5.389 in double-voltage, and 0.1854 in double-current topologies.
著者
武田 一馬 川西 康友 平山 高嗣 出口 大輔 井手 一郎 村瀬 洋 柏野 邦夫
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 A (ISSN:09135707)
巻号頁・発行日
vol.J106-A, no.3, pp.58-69, 2023-03-01

本研究の目的は,多数の人物の視行動を分析することで,観衆が注目している複数の注目対象の位置の推定と,それらが注目されている度合(被注目度)を定量化することである.被注目度を推定する典型的な方法として,観衆の視線を推定し,その視線と物体の位置を対応付けることで,被注目度を推定することが考えられる.その場合,機器を設置するコストや手間をふまえると,観衆全体を一度に撮影した映像から視線を推定することが望ましい.しかし,このようにして撮影した映像から切り出した顔画像の解像度は観客ごとに撮影した場合と比べて小さく,視線推定精度は低い.そこで本論文では,低解像度でも比較的推定しやすい顔向きの時系列データを入力とし,これらを時空間的に統合することで,観衆が複数の注目対象を注視する状況下で注目対象の位置と被注目度を同時に推定する手法を提案する.提案手法の有効性を確認するため,アイドルのライブ公演を模したデータセットを構築し,注目対象の位置及び被注目度の推定精度を評価した.実験結果から,提案手法により比較手法と比べて被注目度の推定精度が向上することを確認した.
著者
Kiyoshi KURIHARA Nobumasa SEIYAMA Tadashi KUMANO
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Transactions on Information and Systems (ISSN:09168532)
巻号頁・発行日
vol.E104.D, no.2, pp.302-311, 2021-02-01 (Released:2021-02-01)
参考文献数
35
被引用文献数
13

This paper describes a method to control prosodic features using phonetic and prosodic symbols as input of attention-based sequence-to-sequence (seq2seq) acoustic modeling (AM) for neural text-to-speech (TTS). The method involves inserting a sequence of prosodic symbols between phonetic symbols that are then used to reproduce prosodic acoustic features, i.e. accents, pauses, accent breaks, and sentence endings, in several seq2seq AM methods. The proposed phonetic and prosodic labels have simple descriptions and a low production cost. By contrast, the labels of conventional statistical parametric speech synthesis methods are complicated, and the cost of time alignments such as aligning the boundaries of phonemes is high. The proposed method does not need the boundary positions of phonemes. We propose an automatic conversion method for conventional labels and show how to automatically reproduce pitch accents and phonemes. The results of objective and subjective evaluations show the effectiveness of our method.
著者
Md Ashraful ISLAM Kenji KISE
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Transactions on Information and Systems (ISSN:09168532)
巻号頁・発行日
vol.E105.D, no.9, pp.1506-1515, 2022-09-01 (Released:2022-09-01)
参考文献数
36
被引用文献数
1

For the increasing demands of computation, heterogeneous multicore architecture is believed to be a promising solution to fulfill the edge computational requirement. In FPGAs, the heterogeneous multicore is realized as multiple soft processor cores with custom processing elements. Since FPGA is a resource-constrained device, sharing the hardware resources among the soft processor cores can be advantageous. A few research works have focused on the resource sharing between soft processors, but they do not study how much FPGA logic is minimized for a different pipeline processor. This paper proposes the microarchitecture of four, and five stage pipeline processors that enables the sharing of functional units for execution among the multiple cores as well as sharing the BRAM ports. We then investigate the performance and hardware resource utilization for a four-core processor. We find that sharing different functional units can save the LUT usage to 31.7% and DSP usage to 75%. We analyze the performance impact of sharing from the simulation of the Embench benchmark program. Our simulation results indicate that for some cases the sharing improves the performance and for other configurations worst-case performance drop is 16.7%.
著者
Masayoshi YAMAMOTO Shinya SHIRAI Senanayake THILAK Jun IMAOKA Ryosuke ISHIDO Yuta OKAWAUCHI Ken NAKAHARA
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences (ISSN:09168508)
巻号頁・発行日
vol.E105.A, no.5, pp.834-843, 2022-05-01 (Released:2022-05-01)
参考文献数
51

In response to fast charging systems, Silicon Carbide (SiC) power semiconductor devices are of great interest of the automotive power electronics applications as the next generation of fast charging systems require high voltage batteries. For high voltage battery EVs (Electric Vehicles) over 800V, SiC power semiconductor devices are suitable for 3-phase inverters, battery chargers, and isolated DC-DC converters due to their high voltage rating and high efficiency performance. However, SiC-MOSFETs have two characteristics that interfere with high-speed switching and high efficiency performance operations for SiC MOS-FET applications in automotive power electronics systems. One characteristic is the low voltage rating of the gate-source terminal, and the other is the large internal gate-resistance of SiC MOS-FET. The purpose of this work was to evaluate a proposed hybrid gate drive circuit that could ignore the internal gate-resistance and maintain the gate-source terminal stability of the SiC-MOSFET applications. It has been found that the proposed hybrid gate drive circuit can achieve faster and lower loss switching performance than conventional gate drive circuits by using the current source gate drive characteristics. In addition, the proposed gate drive circuit can use the voltage source gate drive characteristics to protect the gate-source terminals despite the low voltage rating of the SiC MOS-FET gate-source terminals.
著者
Yusuke HARA Xueting WANG Toshihiko YAMASAKI
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE TRANSACTIONS on Information and Systems (ISSN:09168532)
巻号頁・発行日
vol.E104-D, no.8, pp.1349-1358, 2021-08-01
被引用文献数
1

Video inpainting is a task of filling missing regions in videos. In this task, it is important to efficiently use information from other frames and generate plausible results with sufficient temporal consistency. In this paper, we present a video inpainting method jointly using affine transformation and deformable convolutions for frame alignment. The former is responsible for frame-scale rough alignment and the latter performs pixel-level fine alignment. Our model does not depend on 3D convolutions, which limits the temporal window, or troublesome flow estimation. The proposed method achieves improved object removal results and better PSNR and SSIM values compared with previous learning-based methods.
著者
榎田 翼 若槻 尚斗 水谷 孝一
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 A (ISSN:09135707)
巻号頁・発行日
vol.J96-A, no.5, pp.197-204, 2013-05-01

本論文は,金管楽器において吹鳴圧力に加え唇のアパチュアを変化させたときの吹鳴音高を計測することで,吹鳴圧力とアパチュアが吹鳴音の音高に与える影響を明らかにすることを目的とする.具体的にはアンブシュア可変機構を有する人工吹鳴装置を用いて,吹鳴圧力とアパチュアの大きさを制御しながら吹鳴音の計測を行った.結果として吹鳴圧力とアパチュアの相互関係により励起される吹鳴音の周波数が決定されることを確認した.また,アパチュアの大きさを徐々に大きくしていく場合と小さくしていく場合では吹鳴音の周波数が遷移するアパチュアの大きさが異なるという結果が得られた.更に,アパチュアを小さくすれば吹鳴音の周波数が高くなるという奏者の見解とは逆に,人工吹鳴においてアパチュアを大きくしたときに吹鳴音の周波数が高くなるという興味深い結果が得られた.
著者
Takashi NOSE Yuhei OTA Takao KOBAYASHI
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE TRANSACTIONS on Information and Systems (ISSN:09168532)
巻号頁・発行日
vol.E93-D, no.9, pp.2483-2490, 2010-09-01
被引用文献数
9

We propose a segment-based voice conversion technique using hidden Markov model (HMM)-based speech synthesis with nonparallel training data. In the proposed technique, the phoneme information with durations and a quantized F0 contour are extracted from the input speech of a source speaker, and are transmitted to a synthesis part. In the synthesis part, the quantized F0 symbols are used as prosodic context. A phonetically and prosodically context-dependent label sequence is generated from the transmitted phoneme and the F0 symbols. Then, converted speech is generated from the label sequence with durations using the target speaker's pre-trained context-dependent HMMs. In the model training, the models of the source and target speakers can be trained separately, hence there is no need to prepare parallel speech data of the source and target speakers. Objective and subjective experimental results show that the segment-based voice conversion with phonetic and prosodic contexts works effectively even if the parallel speech data is not available.
著者
Ping DU Akihiro NAKAO Satoshi MIKI Makoto INOUE
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Transactions on Communications (ISSN:09168516)
巻号頁・発行日
vol.E103.B, no.4, pp.422-430, 2020-04-01 (Released:2020-04-01)
参考文献数
20
被引用文献数
3

In the coming smart-home era, more and more household electrical appliances are generating more and more sensor data and transmitting them over the home networks, which are often connected to Internet through Point-to-Point Protocol over Ethernet (PPPoE) for desirable authentication and accounting. However, according to our knowledge, high-speed commercial home PPPoE router is still absent for a home network environment. In this paper, we first introduce and evaluate our programmable platform FLARE-DPDK for ease of programming network functions. Then we introduce our effort to build a compact 10Gbps software FLARE PPPoE router on a commercial mini-PC. In our implementation, the control plane is implemented with Linux PPPoE software for authentication-like signaling control. The data plane is implemented over FLARE-DPDK platform, where we get packets from physical network interfaces directly bypassing Linux kernel and distribute packets to multiple CPU cores for data processing in parallel. We verify our software PPPoE router in both lab and production network environment. The experimental results show that our FLARE software PPPoE router can achieve much higher throughput than a commercial PPPoE router tested in a production environment.
著者
小林 潤平 関口 隆 新堀 英二 川嶋 稔夫
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:18804535)
巻号頁・発行日
vol.J99-D, no.1, pp.13-22, 2016-01-01

日本語の読み効率向上を目的に,文節ごとに文字ベースラインを階段状に下げながら文章をレイアウトする電子リーダーを開発し,その効果を読み速度や眼球運動の点から詳しく調査した.文字ベースラインを階段状に配置したレイアウトでは,直線状に配置した標準的なレイアウトよりも,最大で約11 %速く読めることがわかった.読み速度の向上は停留数の減少によってもたらされており,逆行数の減少と順行サッカード長の伸長が主な原因であることがわかった.
著者
Sho TSUGAWA
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Transactions on Communications (ISSN:09168516)
巻号頁・発行日
pp.2017EBI0003, (Released:2018-02-21)
被引用文献数
16

Socially aware networking is an emerging research field that aims to improve the current networking technologies and realize novel network services by applying social network analysis (SNA) techniques. Conducting socially aware networking studies requires knowledge of both SNA and communication networking, but it is not easy for communication networking researchers who are unfamiliar with SNA to obtain comprehensive knowledge of SNA due to its interdisciplinary nature. This paper therefore aims to fill the knowledge gap for networking researchers who are interested in socially aware networking but are not familiar with SNA. This paper surveys three types of important SNA techniques for socially aware networking: identification of influential nodes, link prediction, and community detection. Then, this paper introduces how SNA techniques are used in socially aware networking and discusses research trends in socially aware networking.
著者
Pilsung KANG
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
IEICE Transactions on Information and Systems (ISSN:09168532)
巻号頁・発行日
vol.E102.D, no.8, pp.1565-1568, 2019-08-01 (Released:2019-08-01)
参考文献数
15
被引用文献数
1

We present an OpenACC-based parallelization implementation of stochastic algorithms for simulating biochemical reaction networks on modern GPUs (graphics processing units). To investigate the effectiveness of using OpenACC for leveraging the massive hardware parallelism of the GPU architecture, we carefully apply OpenACC's language constructs and mechanisms to implementing a parallel version of stochastic simulation algorithms on the GPU. Using our OpenACC implementation in comparison to both the NVidia CUDA and the CPU-based implementations, we report our initial experiences on OpenACC's performance and programming productivity in the context of GPU-accelerated scientific computing.
著者
惠本 序珠亜 平田 豊
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:18804535)
巻号頁・発行日
vol.J101-D, no.2, pp.456-467, 2018-02-01

マイクロサッカード(MSC)はヒトの潜在的注意を反映すると考えられている微小で高速な眼球運動である.MSCの発生特性から,ヒトの潜在的注意の定量的な評価が可能となることから,MSCの実時間検出法の開発が望まれている.これまで,MSC検出法として幾つかの手法が提案されているが,これらの手法はオフライン解析での利用を想定しており,実時間で利用することは考慮されていない.そこで本研究では,実時間MSC検出に対応するため,ディープラーニングの手法を応用した畳み込みニューラルネットワークによる新しいMSC検出法を提案する.また,提案法を評価するため,MSC誘発実験を実施し,MSC波形のデータセットを作成して,従来法と検出精度を比較する.その結果,提案法は現在広く使われている従来法と比較し,最大で8.1%検出精度が高く,ノイズの変化や個人差に対しても安定してMSCを検出できることを示す.更に,提案法は現在一般的なPCを用いた場合にも,実時間MSC検出が可能であることを示す.
著者
小林 潤平 関口 隆 新堀 英二 川嶋 稔夫
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:18804535)
巻号頁・発行日
vol.J99-D, no.1, pp.23-34, 2016-01-01

縦スクロール型の日本語電子リーダーにおいて,5〜40文字/行の行長変化がもたらす読み速度及び眼球運動への影響を検証した.読み速度は行長の伸長とともに増加し,最も短い5文字/行で最小,最も長い40文字/行で最大となったが,20文字/行付近で上限に至る傾向が認められた.読み速度の行長依存性は「停留時間」「順行サッカード長」「逆行による過剰停留数」「改行運動中の過剰停留数」のバランスで決定されることがわかった.また,行長が長いほど,停留時間は短く順行サッカード長は長くなって読み速度向上に寄与する一方で,逆行による過剰停留及び改行運動中の過剰停留は増えて読み速度の低下をもたらすというトレードオフの関係が見出された.トレードオフ関係の妥協点を最適行長とすると,本研究における文字サイズ4.4mm及び行高6.0mmの縦スクロール型日本語電子リーダーの最適行長は,20〜29文字/行と結論付けられた.
著者
佐古 和恵 古川 諒 小出 俊夫
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 B (ISSN:13444697)
巻号頁・発行日
vol.J100-B, no.11, pp.893-900, 2017-11-01

本論文では,ブロックチェーンを履歴データを管理する台帳モデルとして切り出し,そのモデルの見地に立った際のブロックチェーン技術の分類について論じる.本モデルがブロックチェーン技術の活用を検討するサービスやシステム設計者に対して,ブロックチェーン採用の一助となるべく,各分類に対しての課題や期待されるメリットについて述べる.更に,本モデルに基づいた社会実装に対する考察について,ブロックチェーンを活用した公平性を検証可能なオンラインゲームを一例に論じる.
著者
後藤 英昭 新妻 共 大和 純一
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:18804535)
巻号頁・発行日
vol.J100-D, no.5, pp.584-594, 2017-05-01

国際的な学術系無線LANローミング基盤であるeduroamは,世界約80か国(地域)に普及しており,キャンパス無線LANのデファクトスタンダードになっている.日本では,欧州各国と比較して格段に多い約1,200の高等教育機関が存在することから,eduroamの早急な展開を行うために,国内のeduroam運用を行う組織の負担をできるだけ小さくすること,各機関のeduroam導入・運用コストを抑制すること,及び,スケーラブルで安定な認証連携基盤を構築することが課題としてあった.これらの課題に対処するため,我々は,各機関で行う利用者認証の処理を代行する集中型認証システムを開発し,2008年から国内の大学等に試験的にサービス提供してきた.この8年間の運用において,冗長化による可用性向上や,オンラインサインアップなどの機能拡張を行い,システムの改良を進めてきた.当システムは40以上の機関に利用されるに至り,当初の目的どおりにeduroam導入の敷居を下げるのに加えて,学会会場等におけるゲストアカウント発行など,新しいサービスの創成にも貢献した.
著者
照屋 大地 宮崎 大智 中條 拓伯
出版者
The Institute of Electronics, Information and Communication Engineers
雑誌
電子情報通信学会論文誌 D (ISSN:18804535)
巻号頁・発行日
vol.J100-D, no.3, pp.287-297, 2017-03-01

複数の高速なデータ入力とインターネットへのデータ出力が必要となる組み込みシステムのプロトタイピングのためのフレームワークPyJerを提案した.PyJerを用いた開発では汎用の高位合成ツールとメモリアクセスチューニングのための高位合成ツールを組合せそれぞれの利点を活かすことが可能となる.これによってSoCを用いた組み込みシステムの高速なプロトタイピングが実現できる.複数ツールの使用に起因する複雑なビルド手順の自動化を行い,開発サイクルの短縮を可能とした.またPyJerによってセンサ入力の並列化を行ったアプリケーションのプロトタイピングを行い,ハードウェア使用率の低いこと,CPUを用いた実装と比較してパフォーマンスの向上が期待できることを確認した.